项目名称: 基于合成基准测试程序的多核处理器模拟技术研究
项目编号: No.60973036
项目类型: 面上项目
立项/批准年度: 2010
项目学科: 自动化技术、计算机技术
项目作者: 喻之斌
作者单位: 华中科技大学
项目金额: 30万元
中文摘要: 处理器微体系结构模拟是现代处理器设计中不可缺少的重要环节。然而在模拟器上运行基准性能测试程序(如SPEC CPU2006)需要极长的时间。为此,研究人员进行了大量的研究,但这些研究大都集中在如何在基准测试程序的动态指令流中选取部分指令进行详细模拟,其他指令进行功能模拟或功能预热方式运行的方法上,他们能够取得明显的模拟时间减少,但无法满足多核体系结构模拟的要求。本课题提出基于合成基准测试程序的多核模拟技术是解决上述问题的一个新途径。主要的思想是合成一个比SPEC CPU2006小得多但能代表它的性能特征的程序,从而极大地减少模拟时间。另外,能耗和发热模拟也是目前微体系结构评估的难点问题,主要体现在模拟精度低和操作复杂等方面,本课题将设计一套自动生成合成测试程序的框架和算法以解决上述问题。
中文关键词: 体系结构;微体系结构模拟;性能评估;多核处理器;众核处理器
英文摘要:
英文关键词: computer architecture;Micro-architrecture simulation;performance evaluation;multi-core processor;many-core processor