项目名称: 分数分频频率综合器中非线性相位噪声折叠机理的研究
项目编号: No.61376036
项目类型: 面上项目
立项/批准年度: 2013
项目学科: 无线电电子学、电信技术
项目作者: 唐长文
作者单位: 复旦大学
项目金额: 83万元
中文摘要: 随着CMOS集成电路工艺技术水平的不断进步,许多无线射频收发机终端迅速从单标准系统向多模式、多频段和多标准方向发展。这使得提供本振信号的频率综合器输出的频率范围越来越宽,同时相位噪声性能要求也越来越高,这样具有极低带内相位噪声性能的本振电路显得尤为重要。因此,具有极低带内相位噪声性能的分数分频频率综合器的研究与设计,不仅在学术上有很强的研究价值,而且具有很高的经济实用价值。"分数分频频率综合器中非线性相位噪声折叠机理的研究"就是研究电路非线性对分数分频频率综合器性能的影响,彻底解决非线性相位噪声折叠效应,同时避免参考时钟杂散恶化问题,在中芯国际制造(上海)有限公司(SMIC)的最先进的55纳米CMOS工艺上完成一款50兆赫兹到6000兆赫兹,带内相位噪声性能低于-110-dBc/Hz,参考时钟杂散低于-80dBc的分数分频频率综合器芯片设计。
中文关键词: 相位噪声;非线性;分数分频频率综合器;超宽带;鉴频鉴相器
英文摘要: Along with CMOS technology progress of Integrated Circuit(IC), Wireless Radio Frequency Terminals grow rapidly from single standard to multi-mode, multi-band and multistandard. The frequency range of Local Oscillators in frequency synthesizers becomes wid
英文关键词: Phase Noise;Nonlinearity;Fractional-N Frequency Synthesizer;Ultra Wideband;Phase Frequency Detector