项目名称: NoC高性能互连结构设计方法研究
项目编号: No.61172030
项目类型: 面上项目
立项/批准年度: 2012
项目学科: 无线电电子学、电信技术
项目作者: 刘毅
作者单位: 西安电子科技大学
项目金额: 60万元
中文摘要: 片上网络(NoC)关键互连结构的高性能设计方法是NoC技术发展的重要研究课题。项目拟从长互连的传输和功耗解析模型的研究出发,研究工作频率≥10GHz情况下的长互连(长度≥2mm)线传输和功耗解析模型,获取65nm~22nm CMOS工艺下,模型参数的提取和计算方法,从而获得长互连线的传输、功耗解析模型和参数;在此基础上,研究基于低摆幅电路技术和低功耗编码技术的高性能互连结构设计方法,尤其是两种技术相融合的新方法:混合型互连结构设计方法,以获得数据传输率在10Gb/s/ch以上、位传输功耗在0.3pJ/b以下的高性能长互连结构设计方法;根据NoC拓扑和芯片设计结构,研究时钟网络、链路、计算节点的网络接口(NI)等关键互连结构的高性能设计技术,获得一批NoC高性能互连结构的知识产权(IP)核。为推动我国NoC集成电路设计技术的发展,推进NoC芯片的研制和产业化提供理论依据和技术支撑。
中文关键词: 片上网络;互连;低摆幅电路;串扰;低功耗编码
英文摘要:
英文关键词: NoC;interconnect;low-swing circuit;crosstalk;low-power coding