项目名称: 众核体系结构中的渗透式延迟容忍方法研究
项目编号: No.61173007
项目类型: 面上项目
立项/批准年度: 2012
项目学科: 计算机科学学科
项目作者: 范东睿
作者单位: 中国科学院计算技术研究所
项目金额: 58万元
中文摘要: 随着众核体系结构的蓬勃发展,以及存储墙问题的日益严峻,数据传输延迟已经成为众核体系结构性能提升的主要瓶颈。渗透式延迟容忍方法可以通过更精确地获取线程上下文来有效控制访存延迟,本项目从如下三个维度研究众核体系结构中的渗透式延迟容忍方法:1)层次化渗透:针对存储层次增加而导致的数据传输延迟增大的问题,研究流水式的层次化渗透式延迟容忍方法,以实现众核结构的性能可扩展性。2)规则化渗透:针对非规则数据组织和处理低效的问题,研究非规则数据在渗透过程中的规则化重组方法,以形成渗透过程中的即时空间局部性。3)正交化渗透:针对片上网络中渗透数据与非渗透数据传输冲突的问题,研究正交化渗透方法,以提高片上网络数据传输的稳定性。本项目通过从层次化、规则化和正交化三个维度研究众核体系结构中的渗透式延迟容忍方法,为数据传输延迟容忍提供系统而有效的解决方案。
中文关键词: 众核处理器;延迟容忍;渗透;片上网络;
英文摘要:
英文关键词: Many-Core Processor;Latency Tolerance;Percolation;Network-on-Chip;